Flash: минувшее и настоящее

Типы flash-памяти возможно рассматривать на 3 уровнях: интерфейсном, видов организации ячеек и типов ячеек. Мы остановимся только на 2 последних. Вначале коснемся вопроса внутренней организации чипа EEPROM. Сперва дадим ответ на вопрос, что имеется в виду под "внутренней организацией"? На самом деле, слишком обычная вещь -- метод соединения ячеек. Например, в настоящее время более востребованы (~75% рынка) чипы на подобии NOR (Not OR). Каждая ячейка в такой микросхеме подключена к 2 перпендикулярным линиям -- битов (bit line) и слов (word line). Суть закономерной операции NOR -- в переходе линии битов в состояние "0", в случае если хотя бы 1 из транзисторов-ячеек, подсоединенных к ней, интегрирован или же, говоря по-другому, проводит ток. Селекция читаемой ячейки осуществляется с поддержкой линии слов. Все ячейки памяти NOR, сообразно правилам, подключены к собственным битовым линиям вдоль (рис. 1, а).

Другой вид подсоединения называется NAND (Not AND). В данном случае битовая линия переходит в состояние "0", в случае если все транзисторы, подключенные к ней, проводят ток. Теперь ячейки подсоединяются к битовой линии сериями (рис. 1, б), что сокращает отдача и скорость операции чтения (поскольку уменьшается ток любой ячейки), но несмотря на все вышесказанное увеличивает скорость стирания и программирования. Чтобы приуменьшить отрицательный результат невысокой скорости чтения, чипы NAND снабжаются внутренним регистровым кэшем. Благодаря гирляндному принципу подсоединения ячеек в данном варианте получается достичь наиболее компактной упаковки, нежели в случае с параллельной зодчеством NOR-чипов.
Вкусные обедыкафе Киев описания и отзывы
Powered by Rumba CMS